Cypress dévoile une nouvelle famille PSoC 3

Le 20/04/2010 à 16:24 par Philippe Dumoulin

Les systèmes sur puce configurables CY8C32xxx de l’américain permettent l’élaboration de multiples périphériques numériques programmables. Cypress annonce une nouvelle famille de circuits mixtes programmables bénéficiant de l’architecture PSoC 3 (programmable system-on-chip) introduite l’an dernier par la société.
Estampillés CY8C32xxx, les éléments de cette famille sont destinés aux applications requérant des périphériques numériques programmables.
Cela inclut des compteurs et des temporisateurs, des générateurs PWM, des Uart, de la logique de glu et des machines d’état. La réalisation de fonctions personnalisées et d’interfaces diverses est aussi envisageable.

Pour ce faire, en sus d’un microcontrôleur 8 bits de type 8051, les CY8C32xxx intègrent de 16 à 24 blocs numériques configurables ou UDB (universal digital block). Ceux-ci seront programmés à partir d’une large librairie de fonctions précaractérisées.
Les blocs périphériques analogiques consistent en un CAN delta-sigma dont la résolution est de 12 bits, une référence de tension, deux comparateurs et un CNA 8 bits. Différentes options avec 16, 32 ou 64 Ko de mémoire flash et 2, 4 ou 8 Ko de Sram sont proposées.
Comme pour tous les PSoC, la saisie graphique et la configuration des circuits s’effectuent par l’intermédiaire de l’environnement de développement intégré « PSoC Creator ».

Les membres de la famille CY8C32xxx sont actuellement en phase d’échantillonnage, en boîtiers TQFP, QFN ou SSOP. La pleine production est prévue pour le troisième trimestre 2010.

Copy link
Powered by Social Snap