Les Serdes 6 Gbit/s se parent d’horloges programmables

Le 02/12/2010 à 14:35 par Frédéric Rémond

PMC-Sierra augmente de manière significative le niveau d’intégration de ses circuits de mise en série-parallèle pour systèmes de communication haut débit. PMC-Sierra lance le PM7501, un circuit intégrant deux blocs de mise en série-parallèle (Serdes) 6 Gbits/s, un bloc de réduction de gigue, un oscillateur contrôlé en tension et jusqu’à 30 pilotes d’horloges programmables sur une puce.

Destinés aux systèmes radio, ils supportent des débits de données Serdes compris entre 614,4 Mbits/s et 6,144 Gbits/s et des fréquences d’horloges allant jusqu’à 1,6 GHz. Ils présentent une gigue inférieure à 200 fs et un bruit de phase inférieur à -160 dBc/Hz à 1 GHz.

Copy link
Powered by Social Snap