Intel raffine ses Asic structurés

Le 18/11/2020 à 10:22 par Frédéric Rémond

L’amĂ©ricain facilite la transition entre ses FPGA classiques et ses eASIC avec une nouvelle famille intĂ©grant les mĂŞmes blocs processeurs et accĂ©lĂ©rateurs de sĂ©curitĂ©.

Intel a profitĂ© de son FPGA Technology Day pour lancer les eASIC N5X, des circuits dits Asic structurĂ©s situĂ©s Ă  mi-chemin entre les FPGA classiques et les circuits spĂ©cifiques (Asic). Ces eASIC sont les premiers, chez l’amĂ©ricain, Ă  intĂ©grer un bloc processeur hardware (typiquement quatre coeurs Arm Cortex-A53) et des fonctions de sĂ©curitĂ© identiques Ă  ceux des FPGA Stratix et Agilex. Ils permettent de rĂ©duire jusqu’Ă  50% la consommation du circuit par rapport Ă  un FPGA, pour un coĂ»t et un temps de conception infĂ©rieurs. Les eASIC N5X sont fabriquĂ©s en process 16nm et embarquent jusqu’Ă  80 millions de portes logiques, 225 Mbits de mĂ©moire et des Ă©metteurs-rĂ©cepteurs 32Gbit/s. Leur production en prĂ©vue pour le deuxième trimestre 2021. 

Copy link
Powered by Social Snap