Les circuits de synchronisation télécoms/réseaux se miniaturisent

Le 27/04/2021 à 6:01 par Frédéric Rémond

Des circuits de synchronisation signés Renesas se distinguent par une gigue inférieure à 100fs et un boîtier QFN de 4x4mm seulement.

4x4mm : il ne faut pas davantage de place aux circuits FemtoClock2 initiés par Renesas Electronics pour délivrer des signaux d’horloge à moins de 100fs de gigue aux applications réseaux et télécoms. Annoncés comme trois fois plus compacts que les solutions équivalentes actuelles, ces circuits conjuguent en effet une gigue RMS descendant jusqu’à 64fs et un boîtier QFN à 24 ou 28 contacts miniature. Susceptibles de servir d’oscillateurs, de générateurs d’horloges ou d’atténuateurs de gigue, ils peuvent ainsi être positionnés sur le circuit imprimé au plus près des circuits qu’ils synchronisent, ce qui améliore la propreté des signaux et simplifie la conception.

Les FemtoClock2 se démarquent également par leur faible consommation typique, de l’ordre de 600mW. Exploitant une ou deux entrées avec quatre sorties différentielles, ils présentent une réjection de bruit d’alimentation et une isolation entre sorties supérieures à -80dB, et sont conformes aux recommandations ITU G.8262 et G.8262.1 pour réseaux Ethernet/OTN synchrones. Les premiers membres de cette famille sont référencés RC32504A er RC22504A et accompagnés d’une carte d’évaluation. 

Copy link
Powered by Social Snap