Renesas Electronics a profité de l’édition 2022 du récent Symposium on VLSI Technology and Circuits organisé par l’IEEE pour présenter une technologie de mémoire STT-Mram en process 22nm. Le circuit test comprend 32Mbits de mémoire magnétorésistive avec un temps d’accès en lecture aléatoire de 5,9ns seulement et un débit de données de 5,8Mo/s en écriture. Ces travaux visent à remplacer la mémoire flash au sein des microcontrôleurs, en travaillant principalement sur la rapidité de la Mram. Ici, le Japonais a par exemple réussi à n’alimenter que les zones de mémoire pertinentes en fonction de leur adresse, afin de réduire la charge capacitive parasite dans cette zone et, in fine, de réduire de 30% environ le temps d’écriture. En lecture, le fabricant a agi sur l’amplificateur différentiel utilisé pour distinguer la différence de tension correspondant au niveau logique de chaque cellule. In fine, Renesas espère que ces avancées permettront de produire des microcontrôleurs embarquant une Mram cadencée à plus de 100MHz.
Dans la même rubrique
Le 02/05/2024 à 9:57 par Christelle Erémian
SK hynix annonce que sa production 2025 de mémoires HBM est déjà réservée
Lors d’une conférence de presse qui s’est tenue aujourd’hui en Corée, le fabricant SK hynix a fait le point sur…
Le 26/04/2024 à 8:14 par Frédéric Rémond
Rambus passe à la GDDR7
Rambus booste ses interfaces à haut débit avec un contrôleur GDDR7 disponible sous forme d'IP - une première dans l'industrie…
Le 23/04/2024 à 10:15 par Frédéric Rémond
La flash Nand à 232 couches est disponible en volume
La mémoire flash Nand à 232 couches de Micron Technology est entrée en production de volume. Elle équipe notamment des…
Le 16/04/2024 à 9:14 par Christelle Erémian
Les États-Unis signent un chèque de 6,4Md$ à Samsung
Le Sud-Coréen Samsung est le dernier fabricant en date à recevoir une subvention dans le cadre du Chips and Science…