L’adoption dans les centres de données de blocs Serdes PAM4 112/224G impose le recours à des circuits de synchronisation à très faible gigue, également utiles pour coordonner les liaisons PCIe Gen 6 par exemple. D’où le lancement par Skyworks des horloges SKY63104/5/6 et du générateur d’horloges SKY62101, qui profitent des technologies DSPLL et MultiSynth maison pour offrir une gigue de phase réduite – typiquement 18fs.
Ces circuits délivrent douze sorties dans un boîtier QFN de 8x8mm. Selon les modèles, les fréquences varient entre 8kHz et 3,2GHz et couvrent un large panel de formats tels que LVDS, HCSL, LVPECL, LVCMOS, S-LVDS et CML. Skyworks met également en avant son logiciel ClockBuilder Pro, qui facilite la mise en oeuvre d’architectures de synchronisation complexes à partir d’un seul circuit.
Moins de gigue dans les circuits d’horloges de Skyworks
© Skyworks