L’organisme de normalisation Accelera vient de publier un document décrivant l’ensemble des bonnes pratiques de développement de blocs d’IP de vérification (VIP, Verification Intellectual Property). L’objectif: améliorer l’interopérabilité entre les différentes méthodes de test utilisées sur le terrain et une meilleure réutilisation des blocs d’IP de vérification. Le guide détaille ainsi comment utiliser des composants VIP développés en System Verilog et basés sur les méthodologies OVM (Open Verification Methodology) ou VMM (verification Methdology Manual). On y trouve notamment des librairies de références, utilisables dans les deux méthodologies, et des règles de développement d’environnements de vérification, interopérables, au niveau système.
Dans la même rubrique
Lecture offerte
Le 03/12/2025 à 7:04 par Frédéric Rémond
Qorvo remplace les amplis à tube HF par des modèles à semi-conducteurs
Les radars, les communications satellites et les applications de guerre électronique et de test hyperfréquence reposent encore souvent sur des…
Lecture offerte
Le 01/12/2025 à 7:38 par Frédéric Rémond
Des modules DC-DC 100W pour les infrastructures 5/6G
L'alimentation des amplificateurs de puissance RF et micro-ondes est l'objectif principal des PKU4911D et PKU4917D, les derniers modules de conversion…
Lecture offerte
Le 01/12/2025 à 7:16 par Frédéric Rémond
Les capteurs numériques de courant supportent jusqu’à 1000A chez Bourns
Ce sont des modules de détection de courant complets que Bourns a conçus sous la référence SSD-1000A, à destination des…
Lecture offerte
Le 28/11/2025 à 7:33 par Frédéric Rémond
Les modules COM-HPC de congatec s’adonnent aux processeurs Dragonwing IQ-X
C'est la première fois que congatec construit un module COM-HPC autour d'un processeur Dragonwing IQ-X de Qualcomm. Le conga-HPC/mIQ-X, c'est…