
Baptisé du nom de code Orly, ce circuit bénéficie d’une architecture multicœur à base de cœurs Cortex-A9 et Mali d’ARM et de ses propres cœurs de traitement du signal. Il assure notamment un double décodage vidéo HD, ainsi que l’encodage HD sur un flux. Ce circuit développe plus de 8500 DMips, contre 2000 DMips pour la précédente génération. Sa production en volume démarrera en 2012.