Circuit d’atténuation de gigue 250 MHz

Le 16/11/2006 à 0:00 par La rédaction

ICS874003AG-02 d’IDT

Ce circuit d’atténuation de gigue est optimisé pour fonctionner avec les FPGA Virtex-4 de Xilinx.

Horloge d’entrée PCI Express à 100 MHz
Horloge de sortie LVDS 250 MHz
Boîtier TSSOP 20 broches

Rens. : www.idt.com

Cet article n'est pas accessible publiquement.
Connectez-vous pour accéder à ce contenu.

Copy link
Powered by Social Snap