La covérification d’un décodeur Mpeg-4 réalisée à pleine vitesse

Le 19/04/2004 à 7:00 par La rédaction

Combiner carte de prototypage à base de FPGA, émulateur matériel et débogueur logiciel facilite la phase de vérification de SoC à cœurs de processeurs et logiciels embarqués. La société Eve illustre les apports de cette approche dans le cadre de la vérification d’un décodeur Mpeg-4 sur un processeur Xtensa de Tensilica.

Les systèmes sur silicium

Cet article n'est pas accessible publiquement.
Connectez-vous pour accéder à ce contenu.

Copy link
Powered by Social Snap