C

Le 15/12/2005 à 0:00 par La rédaction

Accelcore DSP IP d’AccelChip

Ce bloc IP, destiné aux architectures FPGA de Xilinx, réalise des calculs d’algèbre linéaire en virgule fixe.

Inversion de matrice
Opérations de factorisation de matrice
Inversion et factorisation de Matrice Cholesky
Décomposition en valeur singulière
Fichiers de simulation et de test intégrés

Dist. : Answer Systems Group
Rens. : (0) 87 1034 563

Cet article n'est pas accessible publiquement.
Connectez-vous pour accéder à ce contenu.

Copy link
Powered by Social Snap