Le multiplieur d’horloge se fait synthétiseur et soigne sa gigue

Le 01/05/2007 à 0:00 par Philippe Dumoulin

Silicon Laboratories lance une famille de circuits multiplieurs d’horloge à faible gigue, capables de synthétiser des fréquences comprises entre quelques kilohertz et 1 GHz environ. Vis-à-vis des PLL analogiques classiques, ils ne requièrent aucun oscillateur commandé en tension.

Que ce soit dans les applications réseaux, les infrastructures sans fil, les équipements vidéo broadcast, de test

Cet article n'est pas accessible publiquement.
Connectez-vous pour accéder à ce contenu.

Copy link
Powered by Social Snap