Logiciel de conception pour FPGA et CPLD

Le 16/10/2008 à 0:00 par La rédaction

ispLever Classic 1.2 de Lattice Semiconductor

La version de ce logiciel de développement prend en charge les familles de composants CPLD à basse consommation ispMACH 4000ZE.

Support de l’outil de synthèse Synplify de Synopsys (ex-Synplicity)
Support de l’outil de simulation Active-HDL d’Aldec
Fonctionne sous Linux, Unix et Windows

Rens. : www.latticesemi.com

Cet article n'est pas accessible publiquement.
Connectez-vous pour accéder à ce contenu.

Copy link
Powered by Social Snap