Simulateur mixte

Le 28/06/2007 à 0:00 par La rédaction

Active-HDL Lattice Designer Edition Lite de Lattice Semiconductor

Ce simulateur mixte, basé sur les outils Active-HDL Designer Edition d’Aldec, supporte les simulations mixtes VHDL et Verilog des FPGA de Lattice.

FPGA 90 nm
VHDL mixte
Verilog mixte
Simulateur temporel

Rens. : www.latticesemi.com

Cet article n'est pas accessible publiquement.
Connectez-vous pour accéder à ce contenu.

Copy link
Powered by Social Snap